Medidas e erros

Disponível somente no TrabalhosFeitos
  • Páginas : 26 (6434 palavras )
  • Download(s) : 0
  • Publicado : 14 de março de 2013
Ler documento completo
Amostra do texto
UNIVERSIDADE FEDERAL DO MATO GROSSO
CAMPUS BARRA DO GARÇAS – CUA
BACHAREL EM CIÊNCIA DA COMPUTAÇÃO







Experimentos sobre contadores Assíncronos e Síncronos




Disciplina: Lógica Matemática e Elementos de Lógica Digital




Barra do Garças – MT
Data: 07 / 07 / 2011
Experimento 1
Contextualização
Contador assíncrono de 4 bits (conta até 24 = 16). Note que somente oflip-flop A recebe o sinal de clock. Todos os demais recebem o clock da saída Q do flip-flop à esquerda e, por isso, o contador é denominado assíncrono. Toda vez que ocorre a descida do clock na entrada de um flip-flop, o flip-flop muda de estado (toggle) e incrementa a contagem do digito binário correspondente à posição do flip-flop no contador.
Objetivo
Montagem do circuito lógico com ocontador assíncrono de 4 bits. Analisar o desempenho do mesmo, implementado com FFs JK.
Material Necessário
- Protoboard
- 2 Circuitos integrados 7476
- Vários fios
- Chaves interruptoras
- Resistor
- Led
- Fonte de alimentação
- Gerador de sinal(clock)
- Digital Works(software que monta logicamente o circuito)

Procedimento
Montamos este circuito na protoboard, observando a pinagemabaixo:

Observando a pinagem do CI 7476 que liga na fonte de alimentação: pino 5= + 5V; pino 13= GND.


Desenho do circuito dado em sala de aula:

Montagem do Circuito no Software Digital Works:

Conclusão
Concluimos conforme testes na Protoboard e no Digital Works que os leds fazem a contagem de 0 a 15 e que o gerador de sinal está ligado apenas no primeiro flip flop JK. Os demaisrecebem o sinal de Q do flip flop JK a esquerda, e por isso, podemos comprovar que este contador é assíncrono.





Experimento 2
Contextualização
Contador assíncrono para contagem até 5. O número 510 = 1012 é decodificado pela porta NAND, efetuando um CLEAR em todos os flip-flops, reiniciando a contagem. Note que o numero 710 = 1112 tambem é detetado pela porta NAND, mas a contagem éreiniciada antes de atingir este valor. Note que a duração T em que o numero 101 esta presente nas saídas Q é muito pequeno (um spike da ordem do tempo de propagação de uma porta), e isto pode gerar problemas se o sinal nas sidas for utilizado como clock para algum outro circuito.
Objetivo
Montagem do circuito lógico com o contador assíncrono para contagem até 5. Analisar o desempenho do mesmo,implementado com FFs JK.
.
Material Necessário
- Protoboard
- 2 Circuitos integrados 7476
- 1 Circuito integrado 7400 e 1 circuito integrado 7408(Digital Works)
- Vários fios
- Chaves interruptoras
- Resistor
- Led
- Fonte de alimentação
- Gerador de sinal(clock)
- Digital Works(software que monta logicamente o circuito)

Procedimento
Montamos este circuito na protoboard,observando a pinagem abaixo:

Observando a pinagem do CI 7476 que liga na fonte de alimentação: pino 5= + 5V; pino 13= GND e também a pinagem do CI 7408 que liga na fonte de alimentação: pino 14= +5V; pino 7= GND.
Desenho do circuito dado em sala de aula:


Montagem do Circuito no Software Digital Works:

Conclusão
Concluimos conforme testes no Digital Works apenas, que os leds fazem acontagem de 0 a 4 e que o gerador de sinal está ligado apenas no primeiro flip flop JK. Os demais recebem o sinal de Q do flip flop JK a esquerda, e por isso, podemos comprovar que este contador é assíncrono. No final de cada contagem, o circuito efetua um CLEAR e reinicia a contagem. Não conseguimos efetuar a montagem do circuito com a porta NAND conforme figura dada em laboratório.

Experimento 3Contextualização
Contador assíncrono para contagem até 10. O numero 1010 = 10102 é decodificado pela porta NAND, efetuando um CLEAR em todos os flip-flops, reiniciando a contagem. Note que os números 1110 = 10112, 1410 = 11102 e 1510 = 11112 também são detectados pela porta NAND, mas a contagem é reiniciada antes de atingir este valor.

Objetivo
Montagem do circuito lógico com o contador...
tracking img