Sistemas digitais

Disponível somente no TrabalhosFeitos
  • Páginas : 4 (783 palavras )
  • Download(s) : 0
  • Publicado : 5 de setembro de 2012
Ler documento completo
Amostra do texto
Licenciatura em engenharia Electrotécnia

Sistemas digitais
Trabalho nº 5Docente: professor: Sergio Ferreira

Trabalho Elaborado Por:Lúcio Rodrigues -21000613

António Tavares-200900431 – Objectivo
O objectivo deste trabalho baseia-se no treino e utilização de Flip-Flop´s (FF´s) discretos
em várias aplicações, no qual vamos utilizar o Multisim para a simulação dos circuitosreferidos neste trabalho.

2 – Contador Assíncrono
Montagem de um circuito em que as entradas de relógio (clock) não são comum pois é um circuito assíncrono.
Vamos utilizar FF do tipo ( D ) Ou seja,as entradas “_Clear” e “_Preset” dos FF a VCC (inactivos).

Circuito no seu estado de inicialização

Após o primeiro clock

Após alguns clok’s temos o final da contagem antes do estado dainicalização.

2.1.a) A sequência de contagem do circuito é demonstrada na seguinte tabela.

N º | Q0 | Q1 | Q2 | Q3 |
0 | 0 | 0 | 0 | 0 |
1 | 1 | 0 | 0| 0 |
2 | 0 | 1 | 0 | 0 |
3 | 1 | 1 | 0 | 0 |
4 | 0 | 0 | 1 | 0 |
5 | 1 | 0 | 1 | 0 |
6 | 0 | 1 | 1 | 0 |
7 | 1 | 1 | 1 | 0 |
8 | 0 | 0 | 0 | 1 |
9 | 1 | 0 | 0 | 1 |
10 | 0 | 1 | 0 | 1 |
11| 1 | 1 | 0 | 1 |
12 | 0 | 0 | 1 | 1 |
13 | 1 | 0 | 1 | 1 |
14 | 0 | 1 | 1 | 1 |
15 | 1 | 1 | 1 | 1 |

Cada impulso de relogio faz evoluir a configuracão dos flip-flops, no qual podemos demonstrarna sequência de valores desta tabela que é obtida após cada clock positivo.

Foi considerado á saída do Q0 o bit de menor peso e á saída do Q3 o bit de maior peso, no qual temos um contador...
tracking img