Aos

1962 palavras 8 páginas
Trabalho de Arquitetura RISC IFPR - Instituto Federal

Alunos: Alexia Carvalho, Eduarda Farias, Julia Reis,
Lucas Castro, Luiz Viana, Maria Gabriele, Natália Ferreira, Rafaela Marinho, Rainny Cruz, Sabrina Rosa, Sandrini Kadri.

Paranaguá,
Abril de 2015.
Arquitetura RISC

Trabalho de pesquisa utilizado para contribuir com avaliação final do primeiro bimestre na disciplina de AOS.

Área de Concentração: Ciência da Computação

Orientador: Prof. MSc José Adilson Lopes da Silva

Paranaguá
2015
Sumário

1.Introdução………………………….............................................04
2.Resumo………………………….................................................06
3.Tabela…………………………....................................................07
4.Capítulo 1…………………………..............................................08
5.Capítulo 2…………………………..............................................10
6.Têndencia e Conclusão…………………………..........................13
7. Referências Bibliográficas …………………………...................15

Arquitetura Risc

O que é RISC?
Processadores de Conjunto Reduzido de Instruções Computacionais ou,( abreviadamente RISC) são muito mais velozes do que os processadores comuns (CISC). O termo 'Conjunto Reduzido de Instruções' refere-se ao número de ciclos de clock que o processador leva para selecionar uma instrução. Processadores comuns levam vários ciclos de clock para selecionar uma única instrução. Um chip RISC, por outro lado, pode selecionar e executar uma instrução a cada ciclo de clock.

RISC: Princípio de Processamento
As funções de comando criadas em um processador RISC consistem de muitas instruções pequenas e individuais, que realizam apenas uma única tarefa. O software aplicativo, que precisa ser recompilado especialmente para um processador RISC, realiza a tarefa de informar ao processador qual a combinação de seus comandos menores deve ser executada para completar uma operação maior. Todos os comandos RISC são do mesmo tamanho, e há

Relacionados